# TEMA 1: Introducción y conceptos básicos ## 1. Clasificación Los sistemas de propósito general se pueden diferenciar de los sistemas empotrados, pero no es una clasificación estricta sino más bien un rango o gradiente. ![[Pasted image 20250206105144.png]] - **Sistema tiempo real VS Sistema convencional:** Freno ABS frente a procesador de texto. - **Sistema de uso industrial VS Producto de consumo:** Máquina de empaquetado de patatas fritas frente a consola de videojuegos. - **Sistema dirigido por eventos VS Sistema dirigido por datos:** Freno ABS frente a MP3. - Procesadores digitales de señal (DSP): para procesar flujos de datos. - **Sistema artesanal/prototipo VS Sistema industrializado:** Puerta de garaje autoconstrucción frente a lavadora comercial. ### Dispositivos comunes - PC sobremesa. - Autómatas Programables Industriales (API) o Controladores Lógicos Programables (PLC). - Microcontroladores. - Procesadores Digitales de Señal (DSP). - Lógica programable (FPGAs, PLDs). - Sistemas _Full Custom_. ### Principales diferencias GPC VS Embedded System [EXAMEN] ![[Pasted image 20250206111909.png]] ## 2. Características especiales de los sistemas empotrados ### Memoria - Siempre ejecutan el mismo código: necesitan normalmente más ROM que RAM, el código se encuentra en la ROM y el _stack_ en la RAM, aunque algunos no tienen. - [EXAMEN] Las variables en la ROM son constantes, pero ¿las globales en RAM se inicializan explícitamente? - Si la variable la declaramos e inicializamos a la vez, mientras tengamos el microcontrolador conectado al IDE, es válido. Sin embargo, al funcionar el microcontrolador independientemente, si queremos inicializar una variable global, deberíamos declararla y luego inicializarla dentro del código, ya que no hay intérprete ni nada que la inicialice en tiempo de ejecución. **ACTUALMENTE** se soluciona con un código _startup_ antes del `main` para inicializar este tipo de variables globales. En el código _startup_ también se inicializan punteros de pila. - Se puede usar la palabra reservada `const` para establecer que ese código está en ROM, y en este caso se podría inicializar en la declaración. - No requiere soporte de almacenamiento tipo HD. - Pueden poseer o no protección para acceder a datos/código internos. - Por compatibilidad y limitaciones, uso de bancos de memoria. ### Datos e instrucciones - Preparados para manipulación de bits - El ISA suele ser recortado: instrucciones de salto condicional, instrucciones aritméticas, signo, modos de direccionamiento, registro de estado "pobre"... ### Fallos y robustez - No suelen ser sistemas atendidos, el usuario no es consciente de que es un computador. - Implementan sistemas de tolerancia y recuperación de fallos - Se han ampliado los rangos de funcionamiento en cuanto a temperatura, radiación, niveles de alimentación, etc ### Consumo - Optimizados para bajo consumo - Utilización en aplicaciones móviles modos de bajo consumo (ej: mando a distancia) ### Programación y desarrollo - Difícil de depurar - Siempre ejecutan el mismo software - Los programas no suelen acabar `while(1) {...}` ### Tamaño y precio - En grandes cantidades son muy baratos - Multitud de formatos para satisfacer la industria ## 3. Sistemas tiempo real 0 ![[Pasted image 20250206122521.png]] ### Sistema Tiempo Real Sistema informático en el que la corrección del resultado depende tanto de su validez lógica como del instante en que se produce. ### Computador Empotrado Computador integrado en algún mecanismo físico para implementar un tipo de control de procesos o toma de datos. ### Sistema Empotrado Tiempo Real Sistema informático que ejecuta alguna aplicación de tiempo real y tiene al menos un elemento que sea un computador empotrado.

Variables en C

### Tareas Esencialmente hay dos tipos de tareas: - **Esencial:** presenta restricciones temporales - **Críticas:** SIEMPRE se debe completar dentro del plazo - **Acríticas:** puede completarse fuera de plazo "sin problemas" - **No esencial:** no presenta restricciones temporales Dadas estas definiciones, se pueden clasificar los sistemas de tiempo real en **duros** y **blandos**: - **STR Duro:** al menos posee una tarea crítica - **STR Blando:** todas sus tareas son acríticas ### Técnicas de programación #### 1. Procesamiento secuencial (`while(1)`) ```C int main() { while(1) { TareaA(); TareaB(); TareaC(); TareaI(); // añadida temporización } } ``` #### 2. Foreground/Background ![[Pasted image 20250213110517.png|500]] #### 3. RTOS # TEMA 2: Estructura de los μC ## 1. Conceptos generales ### Familias de μC - Al igual que los GPP, se agrupan en familias. - Suelen poseer un núcleo común, pero hay más diversidad dentro de las familias. - Los fabricantes sacan una gran variedad para cubrir cada necesidad. - Familias históricas 8 bits: Intel 8051, Motorola 68XX, Atmel AVR, etc. - Familias 32 bits: ARM, Freescale 683XX, etc. ### Estructura de memoria - Desde el punto de vista del programador, hay al menos dos tipos de memoria (ROM y RAM). - Si se usa la arquitectura Harvard, las instrucciones para acceder a código o datos pueden ser distintas, y a los registros internos se le pueden asociar punteros de diversos tamaños. ![[Pasted image 20250213120645.png|500]] La más adecuada para μC es la de Harvard ya que los μC suelen tener ROM/Flash para código y memoria de datos. - En un μC puede estar justificado el que haya múltiples elementos con buses de direcciones distintos: - Memoria Programa Interna - Memoria Datos Interna - Memoria Programa Externa - Memoria Datos Externa - Registros E/S - Direccionamiento bit a bit en memoria y periféricos

Nota

Single Chip (Microcontrolador, MCU): RAM y ROM internas

Modo expandido (Microprocesador, MPU): se sacan desde el chip buses de datos, direcciones y líneas de control hacia fuera para RAM y ROM externas

## 2. Intel 8051 ![[Pasted image 20250220110642.png|500]] ![[Pasted image 20250220110558.png|400]] ![[Pasted image 20250220110616.png]] ### Características - Punteros de datos y de pila de distinto tamaño que PC (Program Counter) o IP (Instruction Pointer) porque es Harvard. - Complejidad de mapa de memoria. - Juego de instrucciones limitado. - La pila está en memoria de datos interna y limitada a 256B por ser el SP de 8b. - Instrucciones de acceso memoria-memoria sin pasar por un acc. - Acumuladores accesibles por dir. directo. - Necesario acceder a memoria de código para datos constantes -> `movc`. ### Mapa de memoria ![[Pasted image 20250220114954.png]] Asignación memoria variables: - DATA: 128B bajos en RAM interna - BDATA: memoria direccionable bit - IDATA: 128B direccionamiento indirecto - PDATA: memoria por bancos - XDATA: memoria datos externa - CODE: memoria de código **Ejemplos:** ```C code unsigned char var1; bdata char var2; sbit var2bit2 = var2^2; var2bit2 = 1; ``` ## 3. Cortex M ### Introducción - Arquitectura ARM (Advanced RISC Machines) - Empezó en 1983 de parte de Acorn Computers Ltd. - Originalmente para PCs (arquitectura Von Neumann) - RISC -> instrucciones de 4B. Los más recientes traen un conjunto de instrucciones de 16 bits adicional, llamado **Thumb**. ### Buses #### Tipos de buses - **AHB (Advanced High performance Bus):** memoria, periféricos rápidos... - **APB (Advanced Peripheral Bus):** periféricos generales - **PPB (Private Peripheral Bus):** acceso al debugger e interrupciones ![[Pasted image 20250227115420.png|600]] #### Buses internos - **Buses CORE:** - **Icode bus AHB:** acceso a la memoria de código (ROM, Flash...) alineados de 32 en 32 bits (al usar instrucciones de 16 bits se toman instrucciones de 2 en 2). - **Dcode bus AHB:** acceso a datos almacenados en memoria de código sin alineamiento. - **System bus AHB:** acceso R/W a la zona de memoria SRAM (interna, externa, extendida), periféricos y controladores rápidos (DMA) - **Internal PPB:** debugger, interrupciones, etc ### Mapa de memoria ![[Pasted image 20250227120032.png|500]] ### Registros ![[Pasted image 20250306113133.png]] - **R0-R12:** propósito general - R0-R7: cualquier instrucción - R8-R12: no siempre, por ejemplo para instrucciones Thumb (16b) - **R13:** Stack Pointer. Hay dos SP, el MSP (Main Stack Pointer) para el modo privilegiado y el PSP (Process Stack Pointer) para el modo no privilegiado. - **R14:** Link Register. Almacena la dirección de retorno de subrutina. - **R15:** Program Counter. - **PSR:** Program Status Register. Internamente 3 registros. ![[Pasted image 20250306113416.png]] - APSR: flags de la última ejecución - IPSR: código de la interrupción en ejecución - EPSR: información de la instrucción en ejecución ### Set de instrucciones ![[Pasted image 20250306113057.png]] #### Instrucciones Thumb y Thumb-2 - Las instrucciones en los Cortex ocupan 32b. - Se necesitan 4B por instrucción. - Un mismo programa ocupa 4 veces más para un Cortex que para un procesador de 8b (ATMEGA, etc) - Actualmente soportan el juego de instrucciones Thumb-2 (combinan instrucciones de 32b y 16b), pero implica un descenso en el rendimiento al añadir latencia de descodificación de instrucciones. ## 4. Manipulación de bits - **El método clásico:** Para cambiar un bit de un registro de (por ejemplo) 8 bits, se debe leer, aplicar máscara y escribir el valor modificado. En conclusión: RMW (Read-Modify-Write). - **El problema:** Si una vez leído el registro, se interrumpe la tarea por otra que modifica otro bit del registro, al escribir el dato de antes, el nuevo bit se machaca. ### Métodos de manipulación de bits específicos en μC En C tradicional se suelen usar máscaras y campos de bit en structs. En principio, si la unidad mínima direccionable es el byte, los campos de bit implican la necesidad de realizar máscaras para el acceso a los datos sin modificar el resto. ```C struct mybitfields { unsigned short a : 4; unsigned short b : 5; unsigned short c : 7; } test; int main(void) { test.a = 2; test.b = 31; test.c = 0; } ``` Esto depende mucho del **compilador y del μC** ya que puede hacerse tradicionalmente (RMW) o en un sólo paso si se admite el direccionamiento a bit. #### 1. Mapa de memoria direccionable bit Hay algunas instrucciones que direccionan a nivel de bit. ![[Pasted image 20250306121610.png]] #### 2. Instrucción compleja que realiza RMW de una vez Por ejemplo las instrucciones: ```asm BRSET dir, mascara, etiqueta BSET dir, mascara, etiqueta BCLR dir, mascara BIC r0, r1, #1 // Pone a 0 en r1 los bits que diga en #X ``` #### 3. Direccionamiento de bit dentro de un byte ```asm BCF dirf, numbit (PIC) SBI 0x18, 4 (ATMEGA) ``` #### 4. Crear una zona de memoria en la que cada posición de 32 bits está asociada a un bit de otra zona de memoria: bit banding ![[Captura desde 2025-03-06 12-24-34.png]] El tamaño máximo de SRAM son 512MB - 32MB ya que estos se usan para apuntar a los bits de la zona de memoria de bit banding. | bitX | DATO | 0x4242028C | | -------- | -------- | -------------- | | **bit3** | **DATO** | **0x42420288** | | **bit2** | **DATO** | **0x42420284** | | **bit1** | **DATO** | **0x42420280** | ## 5. Interrupciones #### Aclaraciones Según el origen: - Hay interrupciones internas al procesador que se producen por algún dispositivo propio dentro del μC. - Hay interrupciones externas que se activan mediante un pin externo (por nivel o por flanco). Según el uso: - Hay interrupciones debidas a fallos (excepciones). - Hay interrupciones software (como saltos a subrutinas privilegiados). - Hay interrupciones de gestión de periféricos (las normales). Posibilidad de enmascarar: - Interrupciones enmascarables - Interrupciones no enmascarables (NMI). ### Tipos de excepciones - **Reset:** tras encendido o aplicar un '0' a la señal reset del CPU. Cuando se produce el CPU para la ejecución independientemente de la instrucción que estuviese ejecutando. Cuando reset se desactiva, se ejecuta la ISR de reset, reiniciando el procesador. - **HardFault:** se dispara cuando hay un error en el tratamiento de una interrupción/excepción. Ej: ISR no definida - **MemManage:** ocurre cuando el MPU falla o hay accesos a zonas de memoria reservada. - **BusFault:** ocurre cuando una transacción en un bus falla o hay un error de E/S. Ej: no existe el periférico en puerto X. - **UsageFault:** se produce cuando hay un fallo al ejecutar una instrucción - Instrucción no definida - Acceso desalineado ilegal - Estado inválido durante ejecución (por ej. dividir por 0) - Error en la finalización de una ISR ### Tipos de interrupciones software - **SVCall:** supervisor call. Se dispara por la instrucción SVC. La usa el SO para asegurarse de que sus instrucciones no se interrumpan y ejecutar bloques de código de forma atómica. - **PendSV:** permite acceso privilegiado a memoria y registros. ### Manejadores de Interrupciones/Excepciones Las rutinas que las manejan se clasifican en: - **Interrupt Service Routines (ISR):** manejan las interrupciones de los periféricos - **Fault Handlers:** manejan las excepciones en caso de error - **System Hanlders:** manejan las interrupciones del SO: PendSV, SVCall, SysTick ### Gestión de periféricos - A cada fuente de int se le asocia un trozo de código: ISR - Las ISR en μC pequeños suelen no anidarse - El concepto de anidamiento implica: - Niveles de prioridad - Un dispostivo hardware controlador de interrupciones - Para saber en que sitio esta la ISR: tabla de vectores de interrupcion ![[Pasted image 20250313114416.png]] ### NVIC: Nested Vector Interrupt Controller - Integrado en el núcleo del Cortex - Permite asignar niveles de prioridad - Las interrupciones más prioritarias interrumpen a las de menos prioridad: interrupciones anidadas - Permite configurar **150 interrupciones** con **16 niveles de prioridad** - Diseñado para minimizar la latencia - Permite cambiar la tabla de vectores de - PPB (Private Programming Bus): para configurar por software - Tiene múltiples conexiones con el Core: 1. Interrumpir al core y enviarle codigo de interrupcion 2. Conexion E/S para escribir su configuracion 3. Lineas de excepciones ### Registros Cortex M4 ```C register int nombrereg _asm("r13"); __set_BASEPRI(10); ``` ![[Pasted image 20250313115415.png]] ### Máscaras del Cortex M3/M4 - PRIMASK: registro de 1 bit que permite excepciones NMI y hard fault y ninguna más. - FAULTMASK: registro de 1 bit que permite excepciones NMI y ninguna más. - BASEPRI: registro de 9 bits que define el nivel de prioridad de las máscaras. Cuando se activa, deshabilita las interrupciones >= que su valor (cuanto mas grande el numero, menor prioridad). Por defecto es 0. ### Estado de las interrupciones dentro del controlador 1. Inactive: no se ha producido y no está pendiente 2. Pending: a la espera de ser atendida 3. Active: se está atendiendo por el CPU y no ha sido completada todavía 4. Active and pending: está siendo atendida por el procesador y se ha vuelto a pedir, por lo que se tiene que ejecutar de nuevo cuando se complete.
### Registros del NVIC

MASCARAS

- NVIC_ISER (Interrupt Set Enable Register): si se pone a uno, habilita interrupciones. - NVIC_ICER (Interrupt Clear Enable Register): si se pone a uno, deshabilita interrupciones.

FLAGS

- NVIC_ISPR: marca interrupcion como pendiente - NVIC_ICPR: resetea la flag de pendiente - NVIC_IPRx: prioridad de la interrupcion (8 bits para cada interrupcion, 4 interrupciones en un registro de 32 bits) - NVIC_IABR: activo si una interrupcion está siendo atendida ![[Pasted image 20250313122633.png]]

Si el BASEPRI del Core está a 0, se usa el nivel de prioridad del NVIC. Sin embargo si está > 0 el del Core, las interrupciones que lleguen al Core desde el NVIC con menos prioridad no se atenderán

La prioridad principal sirve para ver que interrupción puede o no interrumpir a otra. Sin embargo, la subprioridad sirve para que en caso de que lleguen "a la vez" se pueda decidir cual va primero.

### Anidamiento y cambio en caliente #### Anidamiento ![[Pasted image 20250320110820.png]] #### Cambio en caliente (Tail Chaining) ![[Pasted image 20250320110905.png]] El **tail chaining** tarda 6 ciclos en producirse. ### Late-Arrival Interrupt Se produce al lanzarse una interrupción de alta prioridad mientras se está cambiando de contexto debido a una interrupción de baja prioridad. El contexto se guarda con normalidad, y se ejecuta la de alta prioridad, y cuando termine la de baja prioridad y se restaura el contexto. ![[Pasted image 20250320111330.png]] ### Interrupciones Externas (mediante GPIO) Mediante un controlador de interrupciones externas, pueden haber máximo 16 pines con interrupción externa, ya que multiplexa los pines a las líneas de interrupción. ![[Pasted image 20250320112207.png]] La estructura del controlador es: ![[Pasted image 20250320112323.png]] El generador de pulso, es parecido a las interrupciones, pero solamente manda un pulso a un periférico interno. ## 6. Modos de arranque del STM32F407 ![[Pasted image 20250320113146.png]] # TEMA 4: Dispositivos integrados en los μC ## 1. Puertos E/S ### Fundamento de un puerto GPIO ![[Pasted image 20250320114112.png]] Un **puerto de salida** es un registro en el que se almacena el valor de un pin externo y permanece hasta que se vuelva a cambiar. Un **puerto de entrada** es un buffer conectado a un pin cuyo estado se consulta en un determinado momento, y puede cambiar entre consulta y consulta. #### Push-Pull Se en el registro de dirección de dato se pone un '1' es modo salida y en el pin hay un 1 o un 0 depende del biestable de datos. Sin embargo, si hay un '0', los transistores están en HI y se lee desde el pin (pin en modo entrada). **No se pueden conectar dos salidas push-pull**. ![[Pasted image 20250320120951.png]] ## 2. Timers ### Basado en comparadores "Despertador". Salida comparada. - Sin recarga automática - Con recarga automática - PWM ### Captura de eventos "Cronómetro". ### Acumuladores de pulso - Externo - Del CLK interno ## 3. Conversores A/D y DAC ## 4. CLK y alimentación # TEMA 5: Conexiones serie en los μC ## 1. Introducción Hay que distinguir entre: 1. interface serie y interface paralelo 2. comunicaciones síncronas y asíncronas ## 2. Puertos Serie Síncronos Hay dos mecanismos que habilitan el dato en los puertos serie: - **Flanco:** dato presente válido en flanco up/down - **Nivel:** dato presente válido en nivel high/low ### Serial Peripheral Interface (SPI) - MISO: Master In Slave Out - MOSI: Master Out Slave In - SCK: reloj - SS: Slave Select

NOTA

Tanto para leer como escribir SE ESCRIBE EN EL MASTER tanto para los dos R/W

Hay 4 posibilidades para configurar la forma de la señal de reloj: ![[Pasted image 20250424105658.png]] Para leer, se usa la configuración open-drain para poder conectar las lineas MISO/MOSI entre sí. ![[Pasted image 20250424110125.png]] - Se hace la AND entre el dato que ponga el master y el del esclavo. **Si el master quiere leer del esclavo tendrá que escribir 0xFF**. #### Selección multi esclavo ![[Pasted image 20250424110658.png]] **Para seleccionar un sólo esclavo, se pone como primer dato la dirección.** La forma correcta para hacer esto es: 1. Enviar la direccion 2. Esperar un delay 3. R/W ### Inter Integrated Circuit (I²C) ![[Pasted image 20250424113241.png]] 1. **Condición de START:** el master mantiene SCL en alto y baja la linea de dato 2. **Frame de dirección:** - 7b para direccion - 1b para R/W - bit a bit el dato en la linea desde el master y si el slave lo pone a 0: ACK, si lo pone a 1: NACK (and cableada). 3. **Frame de dato:** - El master sigue poniendo pulsos - Se pueden leer en rafaga (N direcciones consecutivas desde la inicial) - Si es R, el ACK/NACK lo pone el master 4. **Condición de STOP:** - El master pone a 1 la linea de datos cuando el CLK esta a 1. ## 3. USB ### Tipo de transferencias y protocolo Cada EP se puede configurar para realizar las transferencias: - **control:** peticiones estándar USB - **interrupción:** envío confiable de datos en tiempo acotado - **bulk:** envío confiable de datos sin garantía de latencia - **isócronas:** datos en tiempo real ![[Pasted image 20250424115519.png]] ### Transacciones ![[Pasted image 20250424120431.png]] DATA0/DATA1: lectura NAK: no ACK - buffer vacío STALL: colgado y necesita reset ### Descriptores Principales (importantes para el examen): - Dispositivo - Configuración - Interface - Endpoint #### 3300 VS 3333 en CLK: ruido frecuencia 1KHz por ruido porque los 23 datos anteriores se transfieren bien pero el ultimo da fallo al estar los tiempos tan apurados, 3333 se escucha mejor # TEMA 6: Tolerancia a fallos Los mecanismos de tolerancia a fallos integrados en los μC suelen ser bastante simples. Los problemas que pueden detectar, y en algún caso, resolver. - Fallos de alimentación - Errores de código: _stack overflow_ (WDT) - Errores hardware: conexión externa interrumpida (WDT) - Corrupción memoria (WDT) - Fallo reloj (monitor de CLK) Los principales mecanismos son: - Watch Dog Timer (WDT) (Reset) - Monitores de reloj (Reset) - Instrucción no implementada (sin return) - Memoria no implementada (Int/Reset) ## 1. Reset encendido y fallos alimentación La línea RST se conecta a un circuito RC para que la línea de RST se retenga hasta que $V_{CC}$ alcanza el mínimo valor de tensión para que el μC opere correctamente. ![[Pasted image 20250515114753.png]] La solución del circuito RC en la línea de RST tiene a su vez dos fallos: - Los fallos momentáneos de alimentación - Momento de apagado ![[Pasted image 20250515115243.png]] ### Solución: monitores de reset y alimentación ![[Pasted image 20250515115411.png]]a ## 2. Watch Dog Timer En los μC es un mecanismo que mezcla software con un elemento hardware para detectar fallos: - Se basa en que el código en los SE es siempre cíclico y periódico - Si se tiene bien caracterizado ese tiempo de repetición (Tr) podemos decir que si en alguna ocasión se supera es porque el sistema se ha colgado - El WDT se programa para que produzca un Reset cada cierto tiempo Twdt > Tr La clave está en limpiar en el código el WDT en varios puntos, para que nunca llegue a Reset. Si el código deja de operar como debe, no se limpiará y habrá un Reset. El Twdt tiene que estar ajustado, ya que si es muy corto, habrá resets innecesarios, y si es muy largo, se desperdicia tiempo colgado. En el STM32, se usa un IWDT (Independent Clock WDT) para que si se cuelga el CLK del sistema, pueda dar un Reset. Y también se usa un WDWT (Window WDT), que marca una ventana temporal en la que se puede limpiar el timer, fuera de esa ventana no. # TEMA 7: FreeRTOS ## 1. Introducción ![[Pasted image 20250515104540.png]] - **Tiempo real blando:** Se busca que el tiempo medio de respuesta sea menor que un tiempo predefinido. - **Tiempo real duro:** Se busca cumplir los plazos de respuesta estrictamento. ### Planificación manual para tiempo real ![[Pasted image 20250515104751.png]] ![[Pasted image 20250515104812.png]] Este método es más complejo que los RTOS, los cuáles están más en uso hoy en día. ![[Pasted image 20250515104852.png]] ### Qué es una tarea Pieza de código ejecutable considerada un bloque básico en los STR, normalmente es un punto de entrada más el resto de funciones y recursos necesarios para su ejecución. Un programa tiene una o varias tareas. ## 2. Programación sistemas tiempo real ### 1. Secuencial (bucle scan) Se ejecutan todas las tareas hasta el final antes de iniciar la siguiente. Se comparte información mediante variables globales. Latencia relativamente grande.ç ![[Pasted image 20250515105326.png|200]] ### 2. Primer/segundo plano Se usan interrupciones para disminuir la latencia de las tareas. Aparecen las zonas críticas, en las que hay que deshabilitar las interrupciones para evitar condiciones de carrera. ![[Pasted image 20250515105628.png|400]] ### 3. Sistema operativo tiempo real **Sistema Operativo:** colección de llamadas al sistema que proveen un conjunto básico de servicios para interactuar con el hardware. **Sistema Operativo Tiempo Real:** un SO que además proporciona mecanismos para permitir la programación de tareas en tiempo real. Suelen tener: - Soporte para ejecución concurrente (colas FIFO, semáforos) - **Planificador** - Gestión dinámica de memoria - Modular, para ahorrar recursos si algún módulo no se usa y se quiere quitar - Acceso a hardware a bajo nivel #### El planificador Decide que tarea hay que ejecutar. Hay dos tipos: - **Cooperativo:** las tareas llaman al planificador cuando terminan su ejecución o cuando consideran que llevan usando demasiado tiempo la CPU. - **Expropiativo:** el planificador se ejecuta automáticamente de forma periódica (tick) y hay una interrupción periódica que ejecuta el planificador. #### Planificación apropiativa El planificador, a parte de ejecutarse periódicamente por la interrupción guiada por los _ticks_, se ejecuta cada vez que una tarea realiza una llamada del sistema. #### Planificación basada en prioridades - **Prioridades fijas:** - Rate Monotonic (RM): mayor prioridad a las tareas con periodo más corto - Deadline Monotonic (DM): mayor prioridad a las tareas con plazo de ejecución más corto - **Prioridades dinámicas:** - Earliest Deadline First (EDF): se planifica la tarea cuyo plazo está más cercano a expirar. ## 3. FreeRTOS. CMSIS-RTOS API Hay dos tipos: proporcionados por el fabricante y gratuitos, y los desarrollados para varios microcontroladores (como FreeRTOS). ### Estilo notación FreeRTOS Antiguamente se precedía el nombre de variables con el tipo (cVariable para char, fVariable para float, etc). ### Configuración de FreeRTOS Algunos parámetros: - USE_PREEMPTION: 1 RTOS expropiativo, 0 RTOS cooperativo - MAX_PRIORITIES: nº de prioridades a usar - TICK_RATE_HZ: frecuencia del tick - MINIMAL_STACK_SIZE: minima RAM asignada a tarea - TOTAL_HEAP_SIZE: RAM que puede usar el FreeRTOS ### Semáforos Cuando hay compartición de recursos hay tres mecanismos: - Suspender interrupciones y planificador (`taskENTER_CRITICAL`, `taskEXIT_CRITICAL`) - Suspender el planificador (`vTaskSuspendAll(osKernelLock)`, `vTaskResumeAll`) - Utilizar semáforos #### Interbloqueos Dos tareas y dos recursos, una adquiere uno y la otra el otro, pero las dos necesitan ambos para seguir y cada una se queda esperando al otro infinitamente. Se puede evitar: - Semáforos con un _timeout_, de esta forma no se espera infinitamente el semáforo. - Pidiendo los semáforos en el mismo orden siempre, haciendo que si no se obtiene el primero, no se pide el segundo - Haciendo que una sola función reentrante sea la que pide los recursos siempre en el mismo orden #### Inversión de prioridades ![[Pasted image 20250515113438.png]] Se puede producir inversión de prioridades por culpa de los semáforos si lo tiene una tarea de baja prioridad, bloqueando una de alta prioridad. Para solucionar esto, se usan **mutex** que son semáforos binarios con **herencia de prioridades**.

DEF

Herencia de prioridades: La tarea de baja prioridad (LP) hereda mientras tiene el semáforo la prioridad de la de tarea de alta prioridad (HP)
### Colas ![[Pasted image 20250515113537.png]] ### Control de tiempo #### No periódico ![[Pasted image 20250515113807.png]] #### Periódico ![[Pasted image 20250515113822.png]]